モデルナンバー メーカー/用途 発売時期 製造プロセス アーキテクチャ/コードネーム 価格 コスパ | コア/スレッド 動作周波数 TDP or MTP 定格 最大 | グラフィックス キャッシュ メモリ PCIe ソケットレーン数 構成 | ベンチマーク値 |
---|---|---|---|
{CN} {Maker}/{Type} {Rdate} {process}nm {Archit}/{Codename} {Price}円 コスパ={COSPA_bar} | {Core}コア/{CPU_thread}{thread} {CF_type}{CF} {CF1_type}{CF1} {CF2_type}{CF2}{CF2_Unit} {CF3_type}{CF3} {CF4_type}{CF4} {CF5_type}{CF5}{CF2_Unit} {SDP_U} {SDP_NV}{SDP_W} {TDP_U}={TDP_NV}{TDP_W} | {GPU} {GPU_C}{GPU_C_Unit_1}{GPU_TB}{GPU_C2}{GPU_C_Unit_2} {Cache}={L2}{L3} {RAM_MAX}{RAM_ch}/{RAM} {PCIe}/{PCIe_Lanes} {socket}{PCIe_Config} | PassMark {B_PM} |